## Bilgisayar Organizasyonu Final Projesi Raporu



Uyguladığım single cycle datapath



**Mips\_inst\_mem.v:** instruction.mem dosyasında tüm instructionları okur. program\_counter girdisi ile instruction lar üzerinde ilerler. Ve instruction çıktısını üretir.



**mips\_data\_mem.v:** Data memory den dataların okunduğu modül. Mem\_address, write\_data sig\_mem\_read ve sig\_mem\_write verilerini alır, ve sinyal durumlarına göre eğer sig\_mem\_read ise verilen mem\_address deki veriyi okur read\_data ya assign eder. Eğer sig\_mem\_write ise verilen mem\_address verisine write\_data verisini yazar.



**mips\_registers.v:** Okunan instructiona göre instruction parçalanır ve içindeki veriler ile register bloğundaki verilere ulaşılır.

Read\_reg\_1(rs),read\_reg\_2(rt),write\_reg(rt/rd),write\_data,signal\_reg\_write ve clk girdilerini alır ve read\_data\_1 ve read\_data\_2 çıktılarını verir. Signal\_reg\_write olması register bloğuna verinin write\_reg adresine yazılır.



**ALU.v:** Datapath in tüm aritmetik ve lojik işlemlerini gerçekleştirdiği yerdir. Data1,data2,shmt ve ALUop girdilerini alır ve dataOut ve zero çıktılarını üretir. ALUop bilgisine göre işlemini gerçekleştirir.



**control.v**: Datapath de işlenecek olan instructionun tüm sinyallerini bu birim üretir. OP\_code ve FUNC\_code bilgisini alır. Bu iki girdiye göre ALU nun kullanacağı ALU\_op bilgisini ve datapath üzerinde ki diğer birimlerin kullanacağı gerekli sinyalleri üretir.



**sign\_Extender.v:** 16 bitlik veriyi 32 bit e genişletir. imm16 girdisini 32 bite genişletip imm32 e atar.

mux\_32bit.v: 32 bitlik iki girdiden select bitine göre seçim yapar. mux\_5bit.v: 5 bitlik iki girdiden select bitine göre seçim yapar.



**jump.v:** gelen code ve jump signaline göre instructionun jump yada jump register olup olmadığını anlar. Ona göre program counter ayarlanır.

## **TESTBENCH**

| add \$15, \$2, \$3  | -> 000000 00010 00011 01111 00000 100000 |
|---------------------|------------------------------------------|
| sub \$16, \$5, \$4  | -> 000000 00101 00100 10000 00000 100010 |
| sll \$17, \$10, 3   | -> 000000 00000 01010 10001 00011 000000 |
| srl \$18, \$11, 3   | -> 000000 00000 01011 10010 00011 000010 |
| addi \$19, \$12, 11 | -> 001000 01100 10011 00000 00000 001011 |
| xor \$20, \$2, \$3  | -> 000000 00010 00011 10100 00000 100110 |
| beq \$8, \$9, 2     | -> 000100 01000 01001 00000 00000 000010 |
| and \$22, \$2, \$3  | -> 000000 00010 00011 10110 00000 100100 |
| or \$23, \$2, \$3   | -> 000000 00010 00011 10111 00000 100101 |
| lw \$24, \$3(\$2)   | -> 100011 00010 11000 00000 00000 000011 |
| sw \$25, \$2(\$4)   | -> 101011 00010 11001 00000 00000 000100 |
|                     |                                          |



## res\_register.mem

File Edit Selection Find View Goto Tools Projec

| <b>4</b> Þ | res_registers.mem × res_data.mem        |
|------------|-----------------------------------------|
| 1          | 00000000000000000000000000000000        |
| 2          | 000000000000000000000000000000000000000 |
| 3          | 000000000000000000000000000000000000000 |
| 4          | 000000000000000000000000000000011       |
| 5          | 000000000000000000000000000000000000000 |
| 6          | 0000000000000000000000000000000101      |
| 7          | 0000000000000000000000000011001         |
| 8          | 00000000000000000000000000000111        |
| 9          | 000000000000000000000000000000000000000 |
| 10         | 000000000000000000000000000000000000000 |
| 11         | 000000000000000000000000000000000000000 |
| 12         | 000000000000000000000000000001011       |
| 13         | 00000000000000000000000000001100        |
| 14         | 00000000000000000000000000001101        |
| 15         | 000000000000000000000000000001110       |
| 16         | 00000000000000000000000000001111        |
| 17         | 000000000000000000000000000000000000000 |
| 18         | 000000000000000000000000000000000000000 |
| 19         | 000000000000000000000000000000000000000 |

res\_data.mem

## **BEQ:**

VSIM 172>

beq instructionunda \$8 ve \$9 registerlarının içerikleri eşit iken gösterilen adrese atlıyor. Sonrasında iki instruction çalışıyor.

```
# Loading work.jump
VSIM 169> run -all
/INSTRUCTION: 00000000010000110111100000100000/OP code 000000/FUNC code 100000/Branch 0/ALU op 0000
# /INSTRUCTION: 0000000010100100100100000000100010/OP_code 000000/FUNC_code 100010/Branch 0/ALU_op 011(
# /INSTRUCTION: 0000000000000101010001000110000000/OP code 000000/FUNC code 000000/Branch 0/ALU op 0011
# /INSTRUCTION: 00000000000001111001000011000010/OP_code 000000/FUNC_code 000010/Branch 0/ALU_op 0100
# /INSTRUCTION: 001000011001001100100000000001011/OP code 001000/FUNC code 001011/Branch 0/ALU op 0000
00000000000000000000000000010011/RD adress: 00000/RESULT 00000000000000000000000010111
# /INSTRUCTION: 00000000010000111010000000100110/OP code 000000/FUNC code 100110/Branch 0/ALU op 1011
# /INSTRUCTION: 1000110001011000000000000000011/OP_code 100011/FUNC_code 000011/Branch 0/ALU_op 0000
00000000000000000000000000011000/RD adress: 00000/RESULT 000000000000000000000000000101
# /INSTRUCTION: 1010110001011001000000000000000000P_code 101011/FUNC_code 000100/Branch 0/ALU_op 0000
00000000000000000000000000011001/RD adress: 00000/RESULT 0000000000000000000000000110
# /INSTRUCTION: xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx/OP_code xxxxxx/FUNC_code xxxxxx/Branch x/ALU_op 0000
```

\$8 ve \$9 un içeriği eşit olmadığında ise verilen adrese geçmiyor. Tüm instructionlar çalışmış oluyor.

```
# Loading Work.mips data mem
# Loading work.jump
VSIM 171> run -all
# /INSTRUCTION: 00000000010001101111100000100000/OP code 000000/FUNC code 100000/Branch 0/ALU (
# /INSTRUCTION: 0000000010100100100100000000100010/OP code 000000/FUNC code 100010/Branch 0/ALU (
# /INSTRUCTION: 000000000000101010001000110000000/OP_code 000000/FUNC_code 000000/Branch 0/ALU_(
000000000000000000000000000001010/RD adress: 10001/RESULT 0000000000000000000000001010000
# /INSTRUCTION: 00000000000010111001000011000010/OP_code 000000/FUNC_code 000010/Branch 0/ALU_(
# /INSTRUCTION: 001000011001001100100000000001011/OP code 001000/FUNC code 001011/Branch 0/ALU (
000000000000000000000000000010011/RD adress: 00000/RESULT 00000000000000000000000010111
# /INSTRUCTION: 00000000010000111010000000100110/OP_code 000000/FUNC_code 100110/Branch 0/ALU_(
# /INSTRUCTION: 00000000010000111011000000100100/OP code 000000/FUNC code 100100/Branch 0/ALU (
# /INSTRUCTION: 00000000010000111011100000100101/OP_code 000000/FUNC_code 100101/Branch 0/ALU_(
0000000000000000000000000000000011/RD adress: 10111/RESULT 000000000000000000000000000000011
# /INSTRUCTION: 1000110001011000000000000000011/OP code 100011/FUNC code 000011/Branch 0/ALU (
0000000000000000000000000011000/RD adress: 00000/RESULT 0000000000000000000000000000101
00000000000000000000000000011001/RD adress: 00000/RESULT 00000000000000000000000000110
# /INSTRUCTION: xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx/OP_code xxxxxx/FUNC_code xxxxxx/Branch x/ALU_c
```

**NOT:** İmplement ettiğim instructionların hepsini testbench de yazmadım ama çalışıyorlar. Ayrıca (JAL) instructionunu implement etmedim. Ama ödevde istenen instructionların dışında (XOR ve XORI) instructionlarını implement ettim.

Birde register.mem ve data.mem için okuma işlemi için kendi bilgisayarımda çalıştığım path dizinini verdim. Sizin ayarladığınız şekilde okuma işlemini yapamıyordum hocam.

Mustafa BİNGÜL 141044077